Logo
Benutzer: Gast  Login
Autor:
Scholz, Rainer 
Originaltitel:
Optimierung der Rechenleistung pro Fläche von Prozessorarchitekturen durch Rekonfiguration von Funktionseinheiten 
Jahr:
2011 
Typ:
Dissertation 
Einrichtung:
Universität der Bundeswehr München, Fakultät für Informatik 
Betreuer:
Buchenrieder, Klaus, Prof. Ph.D. 
Gutachter:
Buchenrieder, Klaus, Prof. Ph.D.; Lehmann, Axel, Prof. Dr. 
Format:
PDF 
Sprache:
Deutsch 
Schlagworte:
EPIC-Architektur ; System-on-Chip ; Field programmable gate array ; Computerarchitektur ; Partielle Rekonfiguration 
Stichworte:
EPIC Prozessor, partielle dynmaische Rekonfiguration, FPGA, System-on-a-Chip, SOC 
DDC-Notation:
004 
Kurzfassung:
Viele eingebettete Systeme, wie Smartphones, PDAs, MP3-Player und zahlreiche weitere, werden zur Miniaturisierung, Kostenreduktion und Steigerung der Robustheit zunehmend als System-on-a-Chip, also auf nur einem Stück Silizium, gefertigt. In solchen Systemen arbeiten sowohl Prozessoren und Speicher, wie auch mannigfaltige andere Peripherieeinheiten, welche spezialisierte Aufgaben des jeweiligen Einsatzgebietes des Systems übernehmen. Einige dieser Einheiten sind jedoch nicht durchgängig im Einsa...    »
 
Veröffentlichung:
Verlag Dr. Hut, ISBN 978-3-8439-0170-3 
Tag der mündlichen Prüfung:
17.10.2011 
Eingestellt am:
22.11.2011 
Ort:
Neubiberg 
Stadt (Autor):
Erding 
Vorname (Autor):
Rainer 
Nachname (Autor):
Scholz